Cypress CY7C139の取扱説明書

17ページ 0.53 mb
ダウンロード

ページに移動 of 17

Summary
  • Cypress CY7C139 - page 1

    CY7C138, CY7C139 4K x 8/9 Dual-Port S t atic RAM with Sem, Int, Busy Cypress Semiconductor Corpora tion • 198 Champion Court • San Jose , CA 95134-1709 • 408-943-2600 Document #: 38-06037 Rev . *D Revised Marc h 12, 20 09 Features ■ T rue Dual-Ported memory cells that enable simultaneous reads of the same memory location ■ 4K x 8 organiza ...

  • Cypress CY7C139 - page 2

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 2 of 17 Pin Configurations Figure 1. 68-Pin PLCC (T op View) T able 1. Pin Definitions Left Port Right Port Description I/O 0L–7L(8L) I/O 0R–7R(8 R) Data Bus Input/Output A 0L–1 1L A 0R –1 1R Address Lines CE L CE R Chip Enable OE L OE R Output Ena ble R/W L R/W R Read/Write Enable SEM L ...

  • Cypress CY7C139 - page 3

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 3 of 17 Maximum Ratin gs Exceeding maximum ratings may impair the useful life of the device. These user guid elines are not tested. [5] S torage T emperature ................ .............. ... –65 ° C to +150 ° C Ambient T emperature with Power Applied . .............. .............. ........ ...

  • Cypress CY7C139 - page 4

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 4 of 17 Electrical Characteristics Over the Operating Range (continued) Parameter Descriptio n T est Conditions 7C138-35 7C139-35 7C138-55 7C139-55 Unit Min Max Min Max V OH Output HIGH V oltage V CC = Min., I OH = –4.0 mA 2.4 2.4 V V OL Output LOW V oltage V CC = Min., I OL = 4.0 mA 0.4 0.4 V V ...

  • Cypress CY7C139 - page 5

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 5 of 17 Figure 2. AC T est Loads and Waveforms 3.0V GND 90% 90% 10% < 3n s < 3 ns 10% ALL INPUT PULSES (a) Normal Load (Load 1) R1 = 893 Ω 5V OUTPUT R2 = 347 Ω C= 3 0 pF R TH = 250 Ω V TH = 1.4V OUTPUT C = 30pF (b) Thé venin Equivalen t (Load 1) (c) Three-State Delay (Load 3) C= 3 0p F O ...

  • Cypress CY7C139 - page 6

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 6 of 17 t HD Data Hold From W rite End 0 0 0 0 ns t HZWE [1 1,12] R/W LOW to High Z 10 15 20 25 ns t LZWE [1 1,12] R/W HIG H to Low Z 3 3 3 3 ns t WDD [13] Write Pulse to Data Delay 30 50 60 70 ns t DDD [13] Write Data V alid to Read Data V alid 25 30 35 40 ns BUSY TIMING [14] t BLA BUSY LOW from ...

  • Cypress CY7C139 - page 7

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 7 of 17 Figure 5. Read Ti ming with Port-to-P ort Delay (M/S = L) [20, 21] Figure 6. Write Cycle No. 1: OE T hree-St ates Data I/Os (Either Port) [22, 23, 24] Switching W aveforms (continued ) t ACE t LZOE t DOE t HZOE t HZCE DATA VALID DATA OUT SEM or CE OE t LZCE t PU I CC I SB t PD VALID t DDD ...

  • Cypress CY7C139 - page 8

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 8 of 17 Figure 7. W rite Cy cle No. 2: R/W Three-S tates Dat a I/Os (Either Port) [22, 24, 25] Figure 8. Sema phore Read Af ter Write T iming, Either Si de [26] Switching W aveforms (continued ) t AW t WC DA T A V ALID HIGH IMPEDANCE t SCE t SA t PWE t HD t SD t HA t HZOE t LZOE SEM OR CE R/W OE D ...

  • Cypress CY7C139 - page 9

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 9 of 17 Figure 9. Timing Diagra m of Sema phore Contention [27, 28, 29] Figure 10. T iming Diagram of Read with BUSY (M /S = HIGH) [21] Switching W aveforms (continued ) t SOP t AA SEM R/W OE I/O 0 V ALID ADDRESS V ALID ADDRESS t HD DA T A IN VA L I D DA T A OUT VA L I D t OHA A 0 –A 2 t AW t HA ...

  • Cypress CY7C139 - page 10

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 10 of 17 Figure 1 1. Write T iming with Busy Input (M/S =LOW) Notes 27. I/O 0R = I/O 0L = LOW (request semaphore); CE R = CE L = HIGH 28. Semaphores are reset (available to both ports) at cycle start. 29. If t SPS is violated, the semaphore will de finitely be obtain ed by one side or the other , ...

  • Cypress CY7C139 - page 11

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 1 1 of 17 Figure 13. B usy Timing Diagram No. 2 (Address Arbitration ) [30] Note 30. If t PS is violated, the busy signal wil l be asserted on one side or the oth er , but there is no guarantee on which side BUSY will be asserted. Switching W aveforms (continued ) ADDRESS MA TCH t PS t BLC t BHC A ...

  • Cypress CY7C139 - page 12

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 12 of 17 Figure 14. Interrupt Timing Diagrams Notes 31. t HA depends on which enable pin (CE L or R/W L ) is deasserte d first. 32. t INS or t INR depends on which enable pin (CE L or R/W L ) is assert ed last. Switching W aveforms (continued ) WRITE FFF t WC t HA READ FFF t RC t INR WRITE FFE t W ...

  • Cypress CY7C139 - page 13

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 13 of 17 Architecture The CY7C138/9 consists of an array of 4K words of 8/9 bits each of dual-port RAM cell s, I/O and address lines, and co ntrol signals (CE , OE , R/W ). These control pins permit indep endent access for reads or writes to any location in memory . T o handle simulta- neous write ...

  • Cypress CY7C139 - page 14

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 14 of 17 T able 3. Non-Cont ending Read /Write Input s Outputs Operation CE R/W OE SEM I/O 0-7/8 H X X H High Z Power-Down H H L L Data Out Read Data in Semaphore X X H X High Z I/O Lines Disabled H X L Data In Write to Semaphore L H L H Data Out Read L L X H Data In Writ e L X X L Illegal Condi t ...

  • Cypress CY7C139 - page 15

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 15 of 17 Figure 15. T ypical DC and AC Characteristics 1.4 1.0 0.4 4.0 4.5 5.0 5.5 6.0 –55 25 125 1.2 1.0 120 80 0 1.0 2.0 3.0 4.0 OUTPUT SOURCE CURRENT (mA) SUPPL Y VOL T AGE (V) NORMALIZED SUPPL Y CURRENT vs. SUPPL Y VOL T AGE NORMALIZED SUPPL Y CURRENT vs. AMBIENT TEMPERA TURE AMBIENT TEMPERA ...

  • Cypress CY7C139 - page 16

    CY7C138, CY7C139 Document #: 38-06037 Rev . *D Page 16 of 17 Ordering Information 4K x8 Dual-Port SRAM Spee d (ns) Ordering Code Package Name Package T ype Operating Range 15 CY7C138-15JC J81 68-Lea d Plastic Leaded Chip Carrier Commercial CY7C138-15JXC J81 68-Lea d Pb-Free Plastic Leaded Chip Carrier 25 CY7C138-25JC J81 68-Lea d Plastic Leaded Chi ...

  • Cypress CY7C139 - page 17

    Document #: 38-06037 Rev . *D Revised March 12, 2009 Page 17 of 17 All product s and company names ment ioned in thi s document may be the tra demarks of thei r respective h olders. CY7C138, CY7C139 © Cypress Semicondu ctor Corporati on, 2005-2009. The information cont ained herein i s subject to change witho ut notice. Cypress S emiconductor Corp ...

メーカー Cypress カテゴリー Computer Hardware

Cypress CY7C139のメーカーから受け取ることができるドキュメントは、いくつかのグループに分けられます。その一部は次の通りです:
- #BRANDの図面#
- CY7C139の取扱説明書
- Cypressの製品カード
- パンフレット
- またはCypress CY7C139の消費電力シール
それらは全部重要ですが、デバイス使用の観点から最も重要な情報は、Cypress CY7C139の取扱説明書に含まれています。

取扱説明書と呼ばれる文書のグループは、Cypress CY7C139の取り付け説明書、サービスマニュアル、簡易説明書、またはCypress CY7C139のユーザーマニュアル等、より具体的なカテゴリーに分類されます。ご必要に応じてドキュメントを検索しましょう。私たちのウェブサイトでは、Cypress CY7C139の製品を使用するにあたって最も人気のある説明書を閲覧できます。

関連する取扱説明書

Cypress CY7C139デバイスの取扱説明書はどのようなものですか?
取扱説明書は、ユーザーマニュアル又は単に「マニュアル」とも呼ばれ、ユーザーがCypress CY7C139を使用するのを助ける技術的文書のことです。説明書は通常、全てのCypress CY7C139ユーザーが容易に理解できる文章にて書かれており、その作成者はその分野の専門家です。

Cypressの取扱説明書には、基本的な要素が記載されているはずです。その一部は、カバー/タイトルページ、著作権ページ等、比較的重要度の低いものです。ですが、その他の部分には、ユーザーにとって重要な情報が記載されているはずです。

1. Cypress CY7C139の説明書の概要と使用方法。説明書にはまず、その閲覧方法に関する手引きが書かれているはずです。そこにははCypress CY7C139の目次に関する情報やよくある質問、最も一般的な問題に関する情報を見つけられるはずです。つまり、それらはユーザーが取扱説明書に最も期待する情報なのです。
2. 目次。Cypress CY7C139に関してこのドキュメントで見つけることができる全てのヒントの目次
3. Cypress CY7C139デバイスの基本機能を使うにあたってのヒント。 Cypress CY7C139のユーザーが使い始めるのを助けてくれるはずです。
4. トラブルシューティング。Cypress CY7C139に関する最も重要な問題を診断し、解決するために役立つ体系化された手続き
5. FAQ。よくある質問
6. 連絡先。一人では問題を解決できない場合に、その国におけるCypress CY7C139のメーカー/サービスへの連絡先に関する情報。

Cypress CY7C139についてご質問がありますか?

次のフォームを使用してください

見つけた説明書を読んでもCypress CY7C139の問題を解決できない場合、下記のフォームを使用して質問をしましょう。ユーザーのどなたかがCypress CY7C139で同様の問題を抱えていた場合、その解決方法を共有したいと考えるかもしれません。

画像のテキストを入力してください

コメント (0)